| 1. |
「Accelerating HDC-CNN Hybrid Models Using Custom Instructions on RISC-V GPUs」
Wakuto Matsumi, Riaz-Ul-Haque Mian
2025年
11月
|
| 2. |
「Enhanced Detection of Recycled FPGAs Using Gaussian Process Regression with LHS and Active Sampling」
Yoshito Hagihara, Foisal Ahmed, Yamane Shoma, Riaz-ul-haque Mian
学術雑誌
2025年
9月
ISSN:10844309
|
| 3. |
「Custom-Adaptive Kernel Strategies for Gaussian Process Regression in Wafer-Level Modeling and FPGA Delay Analysis」
Riaz-ul-haque Mian, Foisal Ahmed, Yoshito Hagihara, Souma Yamane
学術雑誌
2025年
6月
ISSN:09238174
|
| 4. |
「Data-Driven Spatial Analysis: A Multi-Stage Framework to Enhance Temporary Event Space Attractiveness」
Yen-Khang Nguyen-Tran, Aliffi Majiid, Riaz-ul-haque Mian
vol.:6
No.:2
54-54頁
学術雑誌
2025年
4月
|
| 5. |
「Hierarchical Active Learning for Efficient Semi-Supervised Seagrass Image Classification」
Farah Afifah Binti Mohd Nawayai, Md, Kislu Noman, Syed Mohammed, Shamsul Islam, Riaz-ul-Haque Mian
2025年
2月
|
| 6. |
「Efficient Wafer-level Spatial Variation Modeling for Multi-site RF IC Testing」
Riaz-ul-haque MIAN, Tomoki NAKAMURA, Masuo KAJIYAMA, Makoto EIKI, Michihiro SHINTANI
IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences
vol.:E107–A
No.:8
全:12頁
学術雑誌
2023年
8月
ISSN:17451337
キーワード:Wafer-level spatial characteristic modeling, Gaussian process regression, LSI test
|
| 7. |
「Hardware-Software Co-Design for Decimal Multiplication.」
Riaz-ul-haque Mian, Michihiro Shintani, Michiko Inoue
Computers
vol.:10
No.:2
全:19頁
1-19頁
学術雑誌
2021年
1月
キーワード:decimal arithmetic; decimal multiplication; decimal floating-point; hardware-software co-design
|
| 8. |
「Cycle-Accurate Evaluation of Software-Hardware Co-Design of Decimal Computation in RISC-V Ecosystem」
Riaz-ul-haque Mian, Michihiro Shintani, Michiko Inoue
2019 32nd IEEE International System-on-Chip Conference (SOCC)
2019年
9月
|
| 9. |
「Design of low power decimal logarithmic converter」
Riaz-ul-Haque Mian, Md. Liakot Ali
2017年
2月
|